Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Akcelerace evolučního návrhu digitálních obvodů na úrovni tranzistorů s využitím platformy Zynq

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F14%3APU112060" target="_blank" >RIV/00216305:26230/14:PU112060 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://www.feec.vutbr.cz/EEICT/2014/sbornik/02magisterskeprojekty/10pocitacovesystemy/06-xmraze06@stud.fit.vutbr.cz.pdf" target="_blank" >http://www.feec.vutbr.cz/EEICT/2014/sbornik/02magisterskeprojekty/10pocitacovesystemy/06-xmraze06@stud.fit.vutbr.cz.pdf</a>

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    Akcelerace evolučního návrhu digitálních obvodů na úrovni tranzistorů s využitím platformy Zynq

  • Popis výsledku v původním jazyce

    Účelem této práce je navrhnout novou metodu evolučního návrhu na úrovni tranzistorů, která je akcelerovatelná v HW. Jako cílová platforma je použit SoC Xilinx Zynq integrující hradlové pole a ARM procesor. Představený akcelerátor je více jak 4x rychlejší než implementace na CPU a více než 1000x rychlejší než simulátor SPICE.

  • Název v anglickém jazyce

    Acceleration of Transistor-Level Evolutionary Design of Digital Circuits Using Zynq

  • Popis výsledku anglicky

    The objective of this work is to develop a new method for evolutionary design of digital circuits at transistor-level suitable for HW acceleration. As a target platform, a system on chip Xilinx Zynq consisting of ARM and programmable logic is utilized. The proposed accelerator is more than 4x faster than CPU-based implementation with discrete simulation and more than 1000x faster than SPICE-based simulator.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

  • OECD FORD obor

    10201 - Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA14-04197S" target="_blank" >GA14-04197S: Pokročilé metody evolučního návrhu složitých číslicových obvodů</a><br>

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2014

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of the 20th Student Conference, EEICT 2014

  • ISBN

    978-80-214-4923-7

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    3

  • Strana od-do

    229-231

  • Název nakladatele

    Vysoké učení technické v Brně

  • Místo vydání

    Brno

  • Místo konání akce

    Brno

  • Datum konání akce

    24. 4. 2014

  • Typ akce podle státní příslušnosti

    CST - Celostátní akce

  • Kód UT WoS článku