Evoluční návrh nízkopříkonových obvodů
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F15%3APU117009" target="_blank" >RIV/00216305:26230/15:PU117009 - isvavai.cz</a>
Výsledek na webu
<a href="http://www.fit.vutbr.cz/research/pubs/all.php?id=10899" target="_blank" >http://www.fit.vutbr.cz/research/pubs/all.php?id=10899</a>
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Evoluční návrh nízkopříkonových obvodů
Popis výsledku v původním jazyce
Práce se zabývá tématem snižování příkonu digitálních obvodů. Rozebírá výsledky aktuální práce v oblasti využití nekonvenčních metod pro snížení spotřeby integrovaných obvodů. Prvně je ukázán evoluční návrh obvodů na úrovni tranzistorů, kde se podařilo snížit náročnost návrhu. Díky tomu byly vytvořeny obvody s desítkami tranzistorů, což doposud nebylo pomocí evolučního návrhu možné. Dále byl tento přístup akcelerován v FPGA Zynq se zrychlením 4.7x. Byl navržen nový přístup k evoluční optimalizaci těchto obvodů s ohledem na příkon. Tato metoda využívá nový způsob odhadu spotřeby založený na pravděpodobnostním modelu. Mimo to jsou diskutovány možnosti návrhu s ohledem obvodů na úrovni hradel na spotřebu. Navíc je představen i způsob snižování spotřeby omezením funkčnosti, tzv. aproximační počítání. Tento příklad je demonstrován na ukázce výpočtu mediánu.
Název v anglickém jazyce
Evolutionary design of low-power devices
Popis výsledku anglicky
This paper is focused on the design of low power digital circuits. It presents results from the actual work in this area using evolutionary algorithms. At the first the evolutionary design on the transistor description level is showed. The complexity of the design was decreased. In addition to that the circuits with tens of transistors was designed. The approach was accelerated on the Xilinx Zynq with the speedup 4.7x. Then the new approach for evolutionary optimisation is introduced. In addition to that the methods for decreasing of power consumption on the system level with approximate computing.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
10201 - Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2015
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Počítačové architektury a diagnostika PAD 2015
ISBN
978-80-7454-522-1
ISSN
—
e-ISSN
—
Počet stran výsledku
6
Strana od-do
1-6
Název nakladatele
Fakulta aplikované informatiky, Univerzita Tomáše Bati ve Zlíně
Místo vydání
Zlín
Místo konání akce
Zlín
Datum konání akce
2. 9. 2015
Typ akce podle státní příslušnosti
CST - Celostátní akce
Kód UT WoS článku
—