Polymorfní obvody na bázi ambipolárních tranzistorů
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F16%3APU122419" target="_blank" >RIV/00216305:26230/16:PU122419 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Polymorfní obvody na bázi ambipolárních tranzistorů
Popis výsledku v původním jazyce
Cílem této práce je představit novou metodu pro evoluční návrh polymorfních obvodů na úrovni tranzistorů. K dosažení rychlého a přitom dostatečně přesného ohodnocení obvodu je využit diskrétní simulátor. Navržený přístup byl testován na množině polymorfních hradel řízených přehozením napájecích přívodů. Ukázalo se, že je metoda schopná navrhovat funkční řešení. Bylo vytvořeno několik polymorfních obvodů na bázi ambipolárních tranzistorů, které jsou sestaveny z menšího počtu tranzistorů než stejná dosud publikovaná hradla. Díky navržené metodě byla také objevena nová třída polymorfních hradel - hradla s MOSFET tranzistory přepínaná změnou polarity napájení. Ty mají pravděpodobně nejlepší parametry z dosud známých polymorfních hradel postavených z konvenčních tranzistorů.
Název v anglickém jazyce
Polymorphic circuits based on ambipolar transistors
Popis výsledku anglicky
The objective of this paper is to introduce a new approach to the evolutionary design of polymorphic digital circuits at the transistor level. A discrete event-driven simulator was utilized to achieve reasonable trade-off between performance and precision. The proposed approach was evaluated on a set of polymorphic logic circuits controlled by switching the power rails. It was demonstrated that the proposed method is able to produce valid solutions. A lot of polymorphic gates based on ambipolar transistors were designed, which provide transistor savings compared to existing circuits. A new class of polymorphic gates was discovered due to the proposed system - gates based on conventional MOS transistors whose functions are changed by switching the power rails. They seems to have the best parameters from currently known polymorphic gates based on conventional transistors.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20206 - Computer hardware and architecture
Návaznosti výsledku
Projekt
<a href="/cs/project/LD14055" target="_blank" >LD14055: Nekonvenční návrhové techniky pro číslicové obvody s vlastní rekonfigurací: od materiálů k implementaci</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2016
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Počítačové architektury a diagnostika PAD 2016
ISBN
978-80-214-5376-0
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
45-48
Název nakladatele
Fakulta informačních technologií VUT v Brně
Místo vydání
Bořetice
Místo konání akce
Bořetice
Datum konání akce
14. 9. 2016
Typ akce podle státní příslušnosti
CST - Celostátní akce
Kód UT WoS článku
—