PAIG Rewriting: The Way to Scalable Multifunctional Digital Circuits Synthesis
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F19%3APU134149" target="_blank" >RIV/00216305:26230/19:PU134149 - isvavai.cz</a>
Výsledek na webu
<a href="https://www.fit.vut.cz/research/publication/11957/" target="_blank" >https://www.fit.vut.cz/research/publication/11957/</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/DSD.2019.00056" target="_blank" >10.1109/DSD.2019.00056</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
PAIG Rewriting: The Way to Scalable Multifunctional Digital Circuits Synthesis
Popis výsledku v původním jazyce
Main objective of this paper is to introduce a novel methodology for scalable synthesis of multifunctional (polymorphic) digital circuits. Despite the fact that several approaches have been proposed during recent years, those are applicable for small-scale circuits only or based on various evolution-inspired techniques. Obviously, there does not exist yet scalable synthesis methodology for complex multifunctional circuits. The proposed methodology is based on And-Inverter Graphs (AIGs) with built-in extension for multifunctional circuits where the employment of rewriting technique reduces the area by sharing common resources of two different input circuits. Experiments on publicly available benchmark circuits demonstrate significant area reduction.
Název v anglickém jazyce
PAIG Rewriting: The Way to Scalable Multifunctional Digital Circuits Synthesis
Popis výsledku anglicky
Main objective of this paper is to introduce a novel methodology for scalable synthesis of multifunctional (polymorphic) digital circuits. Despite the fact that several approaches have been proposed during recent years, those are applicable for small-scale circuits only or based on various evolution-inspired techniques. Obviously, there does not exist yet scalable synthesis methodology for complex multifunctional circuits. The proposed methodology is based on And-Inverter Graphs (AIGs) with built-in extension for multifunctional circuits where the employment of rewriting technique reduces the area by sharing common resources of two different input circuits. Experiments on publicly available benchmark circuits demonstrate significant area reduction.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20206 - Computer hardware and architecture
Návaznosti výsledku
Projekt
<a href="/cs/project/LQ1602" target="_blank" >LQ1602: IT4Innovations excellence in science</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2019
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
22nd Euromicro Conference on Digital System Design
ISBN
978-1-7281-2861-0
ISSN
—
e-ISSN
—
Počet stran výsledku
8
Strana od-do
335-342
Název nakladatele
Institute of Electrical and Electronics Engineers
Místo vydání
Kallithea, Chalkidiki
Místo konání akce
Athos Palace Hotel, Solinas, Kallithea 63077, Ch
Datum konání akce
28. 8. 2019
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000722275400047