Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Číslicový generátor signálu pro železniční zabezpečovací techniku

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F08%3A00501108" target="_blank" >RIV/49777513:23220/08:00501108 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Digital signal generator for railway signalling technology

  • Popis výsledku v původním jazyce

    The article deals with a design of a digital signal generator for the railway signalling technology. At present time signal generators and phase sensitive receivers are used as the railway signalling technology by the Czech Railways. These signal generators and phase sensitive receivers are used for detecting the presence of railway vehicles at the rail circuit and for checking of the rails integrity. The digital signal generator was designed using a direct digital synthesis. The generator is realized by VHDL language and implemented in a FPGA (Field Programmable Gate Array) device.

  • Název v anglickém jazyce

    Digital signal generator for railway signalling technology

  • Popis výsledku anglicky

    The article deals with a design of a digital signal generator for the railway signalling technology. At present time signal generators and phase sensitive receivers are used as the railway signalling technology by the Czech Railways. These signal generators and phase sensitive receivers are used for detecting the presence of railway vehicles at the rail circuit and for checking of the rails integrity. The digital signal generator was designed using a direct digital synthesis. The generator is realized by VHDL language and implemented in a FPGA (Field Programmable Gate Array) device.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GP102%2F06%2FP085" target="_blank" >GP102/06/P085: Aplikace programovatelných polí v bezpečných elektronických obvodech pro železniční zabezpečovací techniku</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2008

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Circuits, Systems, Electronics, Control and Signal Processing

  • ISBN

    978-960-474-035-2

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

  • Název nakladatele

    WSEAS Press

  • Místo vydání

    Athens

  • Místo konání akce

    Puerto De La Cruz, Canary Islands, Spain

  • Datum konání akce

    17. 12. 2008

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku

    000264171900039