Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Fractional Frequency Synthesizers Based on Flying Adder Principle Description and Simulations Results

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F11%3A43899143" target="_blank" >RIV/49777513:23220/11:43899143 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Fractional Frequency Synthesizers Based on Flying Adder Principle Description and Simulations Results

  • Popis výsledku v původním jazyce

    Frequency synthesis is one of the most important and most actively researched subjects in the field of VLSI mixed-signal circuit design. Among the existing techniques in this area, phase locked loop fractional architecture is a widely used one for generating frequencies which are not integer multiple of the input reference frequency. Flying-Adder architecture is an emerging technique which is based on a new concept time-average-frequency, to generate frequencies. This paper presents fractional frequencysynthesizer architecture based on concept flying-adder and phase locked loop principle. The simulation results concerning this system are presented.

  • Název v anglickém jazyce

    Fractional Frequency Synthesizers Based on Flying Adder Principle Description and Simulations Results

  • Popis výsledku anglicky

    Frequency synthesis is one of the most important and most actively researched subjects in the field of VLSI mixed-signal circuit design. Among the existing techniques in this area, phase locked loop fractional architecture is a widely used one for generating frequencies which are not integer multiple of the input reference frequency. Flying-Adder architecture is an emerging technique which is based on a new concept time-average-frequency, to generate frequencies. This paper presents fractional frequencysynthesizer architecture based on concept flying-adder and phase locked loop principle. The simulation results concerning this system are presented.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/EE2.4.12.0107" target="_blank" >EE2.4.12.0107: Partnerství v elektrotechnice a strojírenství</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2011

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    RECENT RESEARCHES in CIRCUITS, SYSTEMS and SIGNAL PROCESSING

  • ISBN

    978-1-61804-017-6

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    6

  • Strana od-do

    118-123

  • Název nakladatele

    WSEAS Press

  • Místo vydání

    Athens

  • Místo konání akce

    Corfu, Řecko

  • Datum konání akce

    14. 7. 2011

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku