Implementace modulátoru s algoritmem SVPWM bez goniometrických funkcí
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F14%3A43921770" target="_blank" >RIV/49777513:23220/14:43921770 - isvavai.cz</a>
Výsledek na webu
<a href="http://partnerstvi.fel.zcu.cz/vysledky/" target="_blank" >http://partnerstvi.fel.zcu.cz/vysledky/</a>
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Implementace modulátoru s algoritmem SVPWM bez goniometrických funkcí
Popis výsledku v původním jazyce
Tato výzkumná zpráva se zabývá podrobným popisem implementace vektorového modulátoru navrženého v obvodu FPGA pro úlohu řízení 3-úrovňového měniče s upínacími diodami (NPC). Úpravy struktury vycházejí ze specifických požadavků řídící jednotky MLC interface v2.
Název v anglickém jazyce
Implementation of SVPWM modulator algorithm without trigonometric functions
Popis výsledku anglicky
This research report deals with the implementation of a vector modulator designed for FPGA for management 3-level converter with clamping diodes (NPC). Structure of implementation is based on the specific requirements of development board MLC interface v2.
Klasifikace
Druh
O - Ostatní výsledky
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2014
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů