Consultations and development in field of design and simulations of CPLD and FPGA devices and design embedded systems
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F20%3A43961182" target="_blank" >RIV/49777513:23220/20:43961182 - isvavai.cz</a>
Nalezeny alternativní kódy
RIV/49777513:23220/19:43957314 RIV/49777513:23220/21:43963892 RIV/49777513:23220/22:43967089
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Consultations and development in field of design and simulations of CPLD and FPGA devices and design embedded systems
Popis výsledku v původním jazyce
Subject of the research were consultations and development in field of design of CPLD and FPGA devices and embedded systems, which includes following topics: Specification, design and verification of Lufthansa EED CPLD System Controller which includes UARTs with FIFOs, FW update, Valens FW update interfaces, FPGA FW configuration flash update interface and powerup sequencing. Specification, design and verification of Lufthansa EED FPGA Video Processing Unit which includes PCIe, HDMI sink, DDR3L, mSGDMA, I2S sink, SPI and I2C. Specification, design and verification of Lufthansa MCU CPLD System Controller which includes UARTs with FIFOs, FW update, Valens FW update interfaces and powerup sequencing. Specification, design and verification of Carried Board COMe A2T7 CPLD System Controller. Specification, design and verification of Module COMe mAL1 CPLD System Controller.
Název v anglickém jazyce
Konzultace a vývoj v oblasti návrhu a simulací obvodů CPLD a FPGA a návrhu embedded systémů
Popis výsledku anglicky
Předmětem výzkumu byly konzultace a vývoj v oblasti návrhu a simulací obvodů CPLD a FPGA a embedded systémů, které zahrnovalo následující: Specifikace, vývoj a verifikace LHT EED CPLD systémového kontroléru obsahující UARTy s FIFO, bezpečnou aktualizaci CPLD firmwaru, interface pro aktualizaci Valens firmwaru, interface pro aktualizaci FPGA konfiguračního firmware a sekvencér napájecích zdrojů. Specifikace, vývoj a verifikace LHT EED FPGA VPU obsahující PCIe, HDMI vstup, DDR3L, mSGDMA, I2S vstup, SPI a I2C. Specifikace, vývoj a verifikace LHT MCU CPLD systémového kontroléru obsahující UARTy s FIFO, bezpečnou aktualizaci CPLD firmwaru, interface pro aktualizaci Valens firmwaru a sekvencér napájecích zdrojů. Specifikace, vývoj a verifikace COMe A2T7 CPLD systémového kontroléru. Specifikace, vývoj a verifikace COMe mAL1 CPLD systémového kontroléru.
Klasifikace
Druh
V<sub>souhrn</sub> - Souhrnná výzkumná zpráva
CEP obor
—
OECD FORD obor
20206 - Computer hardware and architecture
Návaznosti výsledku
Projekt
—
Návaznosti
N - Vyzkumna aktivita podporovana z neverejnych zdroju
Ostatní
Rok uplatnění
2020
Kód důvěrnosti údajů
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Údaje specifické pro druh výsledku
Počet stran výsledku
1
Místo vydání
—
Název nakladatele resp. objednatele
KONTRON ECT design s.r.o.
Verze
—