Datalink telemetrických dat ? analýza konceptu softwarově definovaného rádia s FPGA
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F60162694%3AG43__%2F09%3A%230002924" target="_blank" >RIV/60162694:G43__/09:#0002924 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Datalink telemetrických dat ? analýza konceptu softwarově definovaného rádia s FPGA
Popis výsledku v původním jazyce
The software defined radio is a concept of the receiver and the transmitter design that offers a noticeable degree of versatility and flexibility of a signal forming and shaping. Basic design concept of a transmitting or receiving module (RxTxM) consistsof a wideband or ultra-wideband RF front end with an up- respectively down-convertor connected to the DA or AD convertor). When designing the processing part it is perspective to take the advantage of the parallel structure and special features of the DSP oriented modern FPGA devices. This paper considers a specific FPGA unit. It is made by Xilinx and is DSP oriented - Virtex 5 (XC5V SX 50T). For instance, XC5V SX 50T includes 288 Digital Signal Processing elements DSP48E. Each DSP48E slice consists of25 X 18 bit multiplicator and 48 bit accumulator for MACC operations fully cascadable in one DSP column.
Název v anglickém jazyce
Datalink telemetrických dat ? analýza konceptu softwarově definovaného rádia s FPGA
Popis výsledku anglicky
The software defined radio is a concept of the receiver and the transmitter design that offers a noticeable degree of versatility and flexibility of a signal forming and shaping. Basic design concept of a transmitting or receiving module (RxTxM) consistsof a wideband or ultra-wideband RF front end with an up- respectively down-convertor connected to the DA or AD convertor). When designing the processing part it is perspective to take the advantage of the parallel structure and special features of the DSP oriented modern FPGA devices. This paper considers a specific FPGA unit. It is made by Xilinx and is DSP oriented - Virtex 5 (XC5V SX 50T). For instance, XC5V SX 50T includes 288 Digital Signal Processing elements DSP48E. Each DSP48E slice consists of25 X 18 bit multiplicator and 48 bit accumulator for MACC operations fully cascadable in one DSP column.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
KA - Vojenství
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2009
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the International Conference on Military Technologies ?ICMT 2009?.
ISBN
978-80-7231-649-6
ISSN
—
e-ISSN
—
Počet stran výsledku
5
Strana od-do
—
Název nakladatele
University of Defence
Místo vydání
Brno, Czech Republic
Místo konání akce
Brno, Czech Republic
Datum konání akce
1. 1. 2009
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—