Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Design and Error Analysis of Inductance Multiplier via Symbolic Algorithms

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F60162694%3AG43__%2F18%3A00535388" target="_blank" >RIV/60162694:G43__/18:00535388 - isvavai.cz</a>

  • Nalezeny alternativní kódy

    RIV/00216305:26220/18:PU128687

  • Výsledek na webu

    <a href="http://dx.doi.org/10.1109/SMACD.2018.8434846" target="_blank" >http://dx.doi.org/10.1109/SMACD.2018.8434846</a>

  • DOI - Digital Object Identifier

    <a href="http://dx.doi.org/10.1109/SMACD.2018.8434846" target="_blank" >10.1109/SMACD.2018.8434846</a>

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Design and Error Analysis of Inductance Multiplier via Symbolic Algorithms

  • Popis výsledku v původním jazyce

    A procedure supporting the design and optimization of analog circuits is described. It is based on symbolic analysis of the respective linearized model with the aim of revealing the major factors influencing the non-ideal behavior of the designed device. SNAP 3, a powerful tool for the approximate symbolic analysis of circuits containing assorted types of active building blocks, plays a key role in this process. The procedure is illustrated on the example of inductance multiplier.

  • Název v anglickém jazyce

    Design and Error Analysis of Inductance Multiplier via Symbolic Algorithms

  • Popis výsledku anglicky

    A procedure supporting the design and optimization of analog circuits is described. It is based on symbolic analysis of the respective linearized model with the aim of revealing the major factors influencing the non-ideal behavior of the designed device. SNAP 3, a powerful tool for the approximate symbolic analysis of circuits containing assorted types of active building blocks, plays a key role in this process. The procedure is illustrated on the example of inductance multiplier.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach<br>I - Institucionalni podpora na dlouhodoby koncepcni rozvoj vyzkumne organizace

Ostatní

  • Rok uplatnění

    2018

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    15th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD 2018)

  • ISBN

    978-1-5386-5152-0

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

    265-268

  • Název nakladatele

    IEEE

  • Místo vydání

    USA

  • Místo konání akce

    Praha

  • Datum konání akce

    2. 7. 2018

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku