Platforma CEPTIS 2
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F60746220%3A_____%2F17%3AN0000003" target="_blank" >RIV/60746220:_____/17:N0000003 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Platforma CEPTIS 2
Popis výsledku v původním jazyce
Platforma CEPTIS je aktualizovaná výpočetní platforma s FPGA a ARM, která poskytuje heterogenní výpočetní prostředí, jež je složeno z FPGA technologie a ARM procesoru. Platforma tak poskytuje velmi vysoký výkon pro operace implementovatelné v FPGA technologii a dostatečný výkon pro zbylé operace. Platforma je navržena, tak aby k ní bylo možné připojit velké množství periferií a bylo ji tak možné použít v širokém spektru aplikací. Předpokládá se přímé uplatnění ve výrobcích partnerů a podle možností a situace na trhu i nabídka platformy přímo koncovým zákazníkům.
Název v anglickém jazyce
CEPTIS 2 platform
Popis výsledku anglicky
The CEPTIS platform is an updated computational platform with FPGA and ARM that supplies heterogeneous computational environment containing FPGA programmable hardware and an ARM CPU. The platform offers high computational performance for operations implementable in FPGA and suitable CPU performance for other operations. The platform is designed so that if offers connection of various peripheral devices and so it is usable in wide range of applications. The platform is expected to be applied in own products and products of partners but also, depending on the circumstances, offer of the platform itself.´to customers.
Klasifikace
Druh
G<sub>prot</sub> - Prototyp
CEP obor
—
OECD FORD obor
20206 - Computer hardware and architecture
Návaznosti výsledku
Projekt
<a href="/cs/project/LF15012" target="_blank" >LF15012: Vestavěná výpočetní platforma pro dopravu, průmysl a dohled</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2017
Kód důvěrnosti údajů
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Údaje specifické pro druh výsledku
Interní identifikační kód produktu
CAMMZ002
Číselná identifikace
—
Technické parametry
Jádrem implementované výpočetní architektury je čip ZYNQ od společnosti Xilinx. Platforma je navržena, tak, že je možné využívat více verzí čipů z uvedené rodiny, bez nutnosti změny ostatních komponent. ZYNQ je tvořen FPGA obvodem, dvou-jádrovým ARM procesorem a jejich propojením. FPGA v ZYNQ slouží jednak pro připojení rozšiřujících modulů, ale dále také i k částečnému zpracování dat z nich. Jednotlivé součástky použité na platformě jsou voleny tak, aby vyhovovali standardům vyžadovaným v průmyslovém prostředí (teplotní rozsahy, odolnost, …).
Ekonomické parametry
Výsledek přispěje ke zvýšení zisku vlastníka výsledku.
Kategorie aplik. výsledku dle nákladů
—
IČO vlastníka výsledku
60746220
Název vlastníka
CAMEA, spol. s r.o.
Stát vlastníka
CZ - Česká republika
Druh možnosti využití
A - K využití výsledku jiným subjektem je vždy nutné nabytí licence
Požadavek na licenční poplatek
A - Poskytovatel licence na výsledek požaduje licenční poplatek
Adresa www stránky s výsledkem
—