Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

3D graphics processing unit with VGA output

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F61989100%3A27240%2F13%3A86089197" target="_blank" >RIV/61989100:27240/13:86089197 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://dx.doi.org/10.3182/20130925-3-CZ-3023.00081" target="_blank" >http://dx.doi.org/10.3182/20130925-3-CZ-3023.00081</a>

  • DOI - Digital Object Identifier

    <a href="http://dx.doi.org/10.3182/20130925-3-CZ-3023.00081" target="_blank" >10.3182/20130925-3-CZ-3023.00081</a>

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    3D graphics processing unit with VGA output

  • Popis výsledku v původním jazyce

    Described project presents a hardware solution of simple 3D wireframes projection in real time. Computational algorithms are optimized for parallel processing on FPGA. The actual implementation is targeted for Xilinx Spartan-6 device with raphical outputto VGA. The model allows a smooth rotation of the object in two directions and changing the viewing angle. The design is described in VHDL language with a few basic IP cores for the calculation of trigonometric functions. Testing was performed on a development kit NEXYS-3 on which the rendering speed achieved was almost 5000 fps. The use of the presented methods can be applied especially in systems where 3D visualization in real time is a critical issue. copy

  • Název v anglickém jazyce

    3D graphics processing unit with VGA output

  • Popis výsledku anglicky

    Described project presents a hardware solution of simple 3D wireframes projection in real time. Computational algorithms are optimized for parallel processing on FPGA. The actual implementation is targeted for Xilinx Spartan-6 device with raphical outputto VGA. The model allows a smooth rotation of the object in two directions and changing the viewing angle. The design is described in VHDL language with a few basic IP cores for the calculation of trigonometric functions. Testing was performed on a development kit NEXYS-3 on which the rendering speed achieved was almost 5000 fps. The use of the presented methods can be applied especially in systems where 3D visualization in real time is a critical issue. copy

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2013

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    IFAC Proceedings Volumes (IFAC-PapersOnline). Volume 12, Issue PART 1

  • ISBN

    978-3-902823-53-3

  • ISSN

    1474-6670

  • e-ISSN

  • Počet stran výsledku

    6

  • Strana od-do

    388-393

  • Název nakladatele

    IFAC

  • Místo vydání

    London

  • Místo konání akce

    Velké Karlovice

  • Datum konání akce

    25. 9. 2013

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku