Sada firmware modulů pro zpracování 400G Ethernetu
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F63839172%3A_____%2F18%3A10133101" target="_blank" >RIV/63839172:_____/18:10133101 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Sada firmware modulů pro zpracování 400G Ethernetu
Popis výsledku v původním jazyce
Výsledek představuje sadu několika klíčových firmwarových modulů implementovaných v jazyce VHDL a určených pro technologii FPGA. Hlavním cílem u všech modulů je dosažení vysoké propustnosti - dostatečné na zvládnutí zpracování síťových dat až na rychlosti 400 Gb/s. Kromě toho je velký důraz kladen i na jejich správnou funkcionalitu při budoucí integraci, proto bylo pro všechny vytvořeny implementace provedeno jejich ověření pomocí metod funkční verifikace. Sada obsahuje FPGA moduly zajišťující: 1) příjem a validace rámců ze sítě (vstupní Ethernetový dekodér), 2) korektní vysílání paketů na síť (výstupní Ethernetový enkodér), 3) analyzátor hlaviček paketů, 4) základní klasifikační a filtrační tabulka, 5) přenos dat mezi FPGA a pamětí počítače (DMA přenosy). Všechny uvedené VHDL moduly patřící do tohoto výsledku společně slouží jako nezbytný základ integrovaného FPGA firmware vytvořeného pro sběr dat z protokolu Ethernet na rychlosti 400 Gb/s.
Název v anglickém jazyce
Package of Firmware Modules for 400G Ethernet Processing
Popis výsledku anglicky
The result is a package of several key firmware modules implemented in VHDL and designed for FPGA technology. The main goal of each module design is to achieve very high throughput - sufficient for network data processing at throughput of up to 400 Gbps. Apart from that, correct functionality of all modules in future integration is also of high importance, therefore, all implementations has been tested by functional verification. The package contains FPGA modules for: 1) receiving and validation of frames from network (input Ethernet decoder), 2) correct transmission of frames on network (output Ethernet encoder), 3) parser of packet headers, 4) basic classification and matching table, 5) transfers of data between FPGA and memory of a host computer (DMA transfers). All of the mentioned VHDL modules from this package are vital parts of an integrated FPGA firmware for collection of data from Ethernet protocol at 400 Gbps.
Klasifikace
Druh
R - Software
CEP obor
—
OECD FORD obor
10201 - Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)
Návaznosti výsledku
Projekt
<a href="/cs/project/VI20172020064" target="_blank" >VI20172020064: Adaptivní řízení sběru a analýzy dat ve vysokorychlostních sítích (FOKUS)</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2018
Kód důvěrnosti údajů
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Údaje specifické pro druh výsledku
Interní identifikační kód produktu
400G firmware moduly
Technické parametry
Sada firmware modulů pro zpracování 400G Ethernetu obsahuje několik klíčových firmwarových modulů implementovaných v jazyce VHDL a určených pro technologii FPGA. Výsledek byl vytvořen v rámci organizace CESNET. Práva k výsledku a podmínky jeho komerčního využití jsou ošetřeny ve smlouvě o vzájemných vztazích mezi příjemci projektu FOKUS (VI20172020064) uzavřené mezi Netcope Technologies a.s., Flowmon Networks a.s. a CESNET z. s. p. o. dne 20. 9. 2016.
Ekonomické parametry
Vytvořené moduly je možné využívat v FPGA pro zpracování síťových dat na rychlostech až 400 Gb/s. Výsledek může být v budoucnu licencován dalším subjektům.
IČO vlastníka výsledku
63839172
Název vlastníka
CESNET, z. s. p. o.