Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Použití rekonfigurovatelného HW pro výpočet věrohodnostní funkce velkých rozměrů

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F67985556%3A_____%2F06%3A00042480" target="_blank" >RIV/67985556:_____/06:00042480 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Using Reconfigurable HW for High Dimensional CAF Computation

  • Popis výsledku v původním jazyce

    Adaptive filters are used in many applications of digital signal processing. Digital communications and digital video broadcasting are just two examples. The GSFAP algorithm, discussed in this paper, is characterised by convergence superior to the popular NLMS, with only slightly higher complexity. The paper deals with floating-point-like implementation of algorithm using FPGA hardware. We present an optimised core for the GSFAP, built using logarithmic arithemtic which provides very low cost multiplication and division. The design is crafted to make efficient use of the pipelined logarithmic addition units.

  • Název v anglickém jazyce

    Using Reconfigurable HW for High Dimensional CAF Computation

  • Popis výsledku anglicky

    Adaptive filters are used in many applications of digital signal processing. Digital communications and digital video broadcasting are just two examples. The GSFAP algorithm, discussed in this paper, is characterised by convergence superior to the popular NLMS, with only slightly higher complexity. The paper deals with floating-point-like implementation of algorithm using FPGA hardware. We present an optimised core for the GSFAP, built using logarithmic arithemtic which provides very low cost multiplication and division. The design is crafted to make efficient use of the pipelined logarithmic addition units.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2006

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceeding 2006 International Conference on Field Programmable Logic and Applications

  • ISBN

    1-4244-0312-X

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

    641-644

  • Název nakladatele

    Institute of Electrical and Electronic Engineering

  • Místo vydání

    Danvers

  • Místo konání akce

    Madrid

  • Datum konání akce

    28. 8. 2006

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku