Není k dispozici
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F04%3A03099879" target="_blank" >RIV/68407700:21230/04:03099879 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Minimization of the Hamming Code Generator in Self Checking Circuits
Popis výsledku v původním jazyce
The paper focuses on the minimization of the area overhead of check bits generator in the online BIST for circuits implemented in FPGAs. We have used error detection codes (ED codes) to ensure the self-checking property. The newly proposed simplificationmethod consists of converting the duplicate circuit into a two-level network, for which the check-bits are generated. Then the outputs of the circuit are reduced to these check-bits only; the original outputs can be omitted. After that, a multi-level network is synthesized for this circuit. This notion enables us to significantly reduce the resulting logic.
Název v anglickém jazyce
Minimization of the Hamming Code Generator in Self Checking Circuits
Popis výsledku anglicky
The paper focuses on the minimization of the area overhead of check bits generator in the online BIST for circuits implemented in FPGAs. We have used error detection codes (ED codes) to ensure the self-checking property. The newly proposed simplificationmethod consists of converting the duplicate circuit into a two-level network, for which the check-bits are generated. Then the outputs of the circuit are reduced to these check-bits only; the original outputs can be omitted. After that, a multi-level network is synthesized for this circuit. This notion enables us to significantly reduce the resulting logic.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/GA102%2F04%2F2137" target="_blank" >GA102/04/2137: Návrh vysoce spolehlivých řídících systémů pomocí dynamicky rekonfigurovatelných obvodů FPGA</a><br>
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2004
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the International Workshop on Discrete-Event System Design - DESDes'04
ISBN
83-89712-15-6
ISSN
—
e-ISSN
—
Počet stran výsledku
6
Strana od-do
161-166
Název nakladatele
University of Zielona Gora
Místo vydání
Zielona Gora
Místo konání akce
Dychow
Datum konání akce
15. 9. 2004
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—