Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Implementace vícehodnotových sekvenčních systémů

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F07%3A03135411" target="_blank" >RIV/68407700:21230/07:03135411 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Implementation of Many-Valued Sequential Systems

  • Popis výsledku v původním jazyce

    The importance of memory circuits in the hardware design is crucial considering that they enable implementation of sequential logical circuits, i.e. logical circuits where the output value depends also on the previous values of the input. Furthermore, they allow to build registers, to synchronize combinational logical circuits, etc. Therefore if we want to design many-valued hardware at least as strong as the classical two-valued one, we will need a way of implementing a many-valued memory circuit. In this paper we bring a solution based on a generalization of the R-S memory circuits known from the two-valued logical circuits.

  • Název v anglickém jazyce

    Implementation of Many-Valued Sequential Systems

  • Popis výsledku anglicky

    The importance of memory circuits in the hardware design is crucial considering that they enable implementation of sequential logical circuits, i.e. logical circuits where the output value depends also on the previous values of the input. Furthermore, they allow to build registers, to synchronize combinational logical circuits, etc. Therefore if we want to design many-valued hardware at least as strong as the classical two-valued one, we will need a way of implementing a many-valued memory circuit. In this paper we bring a solution based on a generalization of the R-S memory circuits known from the two-valued logical circuits.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JD - Využití počítačů, robotika a její aplikace

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2007

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of Workshop 2007

  • ISBN

    978-80-01-03667-9

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    2

  • Strana od-do

    255-256

  • Název nakladatele

    ČVUT

  • Místo vydání

    Praha

  • Místo konání akce

    Praha

  • Datum konání akce

    19. 2. 2007

  • Typ akce podle státní příslušnosti

    EUR - Evropská akce

  • Kód UT WoS článku