Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Výkonné rozšíření Servosmyčkové metody pro testování A/D převodníků založené na simulaci

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F07%3A03137953" target="_blank" >RIV/68407700:21230/07:03137953 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    A Powerful Extension of Servo-Loop Method for Simulation-based A/D Converter Testing

  • Popis výsledku v původním jazyce

    This paper deals with the performance aspects of Virtual Testing Environment (VTE) built for A/D converter performance extraction. Here, the term "virtual" implies the fact that the ADC testing is done yet in the circuit design to identify and possibly optimize the major error sources at transistor-level. The procedure of virtual testing is aided by behavioral and system models so as to streamline the decomposition of nonidealities present in the real ADC structure.

  • Název v anglickém jazyce

    A Powerful Extension of Servo-Loop Method for Simulation-based A/D Converter Testing

  • Popis výsledku anglicky

    This paper deals with the performance aspects of Virtual Testing Environment (VTE) built for A/D converter performance extraction. Here, the term "virtual" implies the fact that the ADC testing is done yet in the circuit design to identify and possibly optimize the major error sources at transistor-level. The procedure of virtual testing is aided by behavioral and system models so as to streamline the decomposition of nonidealities present in the real ADC structure.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA102%2F07%2F1186" target="_blank" >GA102/07/1186: Sofistikované metody návrhu analogových a "mixed-signal" obvodů pro submikronové technologie</a><br>

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2007

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    12th TC4 International Workshop on ADC Modelling and Testing

  • ISBN

    978-973-667-264-4

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    6

  • Strana od-do

    57-62

  • Název nakladatele

    CERMI Publishing House

  • Místo vydání

    Iasi

  • Místo konání akce

    Iasi

  • Datum konání akce

    19. 9. 2007

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku