ANALYSIS AND DESIGN PROCEDURE OF LVLP SUB-BANDGAP REFERENCE
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F10%3A00173344" target="_blank" >RIV/68407700:21230/10:00173344 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
ANALYSIS AND DESIGN PROCEDURE OF LVLP SUB-BANDGAP REFERENCE
Popis výsledku v původním jazyce
This work presents an thorough analysis and design of a low-voltage low-power voltage reference circuit with sub-bandgap output voltage. The outcome of the analysis and the resulting design rules are universal and it is supposed to be general and suitable for similar topologies with just minor modifications. The general analysis is followed by a selection of specific topology. The given topology is analyzed for particular parameters which are standard industrial circuit specifications. These parametersare mathematically expressed, some are simplified and equivalent circuits are used. The analysis and proposed design procedure focuses mainly on versatility of the IP block. The features of the circuit suit to low-voltage low-power design with less than10?A supply current draw at 1.3V supply voltage.
Název v anglickém jazyce
ANALYSIS AND DESIGN PROCEDURE OF LVLP SUB-BANDGAP REFERENCE
Popis výsledku anglicky
This work presents an thorough analysis and design of a low-voltage low-power voltage reference circuit with sub-bandgap output voltage. The outcome of the analysis and the resulting design rules are universal and it is supposed to be general and suitable for similar topologies with just minor modifications. The general analysis is followed by a selection of specific topology. The given topology is analyzed for particular parameters which are standard industrial circuit specifications. These parametersare mathematically expressed, some are simplified and equivalent circuits are used. The analysis and proposed design procedure focuses mainly on versatility of the IP block. The features of the circuit suit to low-voltage low-power design with less than10?A supply current draw at 1.3V supply voltage.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2010
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
EDS 2010 Electronic Devices and Systems
ISBN
978-80-214-4138-5
ISSN
—
e-ISSN
—
Počet stran výsledku
6
Strana od-do
—
Název nakladatele
VUT v Brně, FEI, Ústav mikroelektroniky
Místo vydání
Brno
Místo konání akce
Brno
Datum konání akce
1. 9. 2010
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—