Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Versatile Engine for Virtual Testing of ADC/DAC Non-Linearity

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F10%3A00173361" target="_blank" >RIV/68407700:21230/10:00173361 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Versatile Engine for Virtual Testing of ADC/DAC Non-Linearity

  • Popis výsledku v původním jazyce

    We propose a novel versatile engine for behavioral or transistor-level design verification of data converters. This tool is dedicated to IC designers to verify static performance of the converters during their design. It is based on advanced Servo-Loop method presented in and extended by features such as innovative DAC testing method. The environment proposed supports various converter resolutions and several types of digital coding.

  • Název v anglickém jazyce

    Versatile Engine for Virtual Testing of ADC/DAC Non-Linearity

  • Popis výsledku anglicky

    We propose a novel versatile engine for behavioral or transistor-level design verification of data converters. This tool is dedicated to IC designers to verify static performance of the converters during their design. It is based on advanced Servo-Loop method presented in and extended by features such as innovative DAC testing method. The environment proposed supports various converter resolutions and several types of digital coding.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2010

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    The International Workshop on Symbolic and Numerical Methods, Modeling and Applications to Circuit Design 2010

  • ISBN

    978-1-4244-6815-7

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

  • Název nakladatele

    IEEE - Tunisia

  • Místo vydání

    Tunis

  • Místo konání akce

    Gammarth

  • Datum konání akce

    4. 10. 2010

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku