Design and Realization of a Filter Bank by Switched Capacitor Technique
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F11%3A00183299" target="_blank" >RIV/68407700:21230/11:00183299 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Design and Realization of a Filter Bank by Switched Capacitor Technique
Popis výsledku v původním jazyce
The aim of this paper is to describe a method of filter bank realization using the switched capacitor (SC) technique. The analysis of steps needed for this realization is performed. The correct solution requires the IIR filter bank synthesis followed bythe conversion to SC circuits. Due to simplicity only the two-channel filter bank is used. The main points of the whole design procedure and key recommendations for the realization are given. The complete design of SC circuits was performed by PraCAn package in Maple program and resulted circuit structures were simulated in WinSpice. The obtained results are in agreement with theoretical derivations.
Název v anglickém jazyce
Design and Realization of a Filter Bank by Switched Capacitor Technique
Popis výsledku anglicky
The aim of this paper is to describe a method of filter bank realization using the switched capacitor (SC) technique. The analysis of steps needed for this realization is performed. The correct solution requires the IIR filter bank synthesis followed bythe conversion to SC circuits. Due to simplicity only the two-channel filter bank is used. The main points of the whole design procedure and key recommendations for the realization are given. The complete design of SC circuits was performed by PraCAn package in Maple program and resulted circuit structures were simulated in WinSpice. The obtained results are in agreement with theoretical derivations.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2011
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
20th European Conference on Circuit Theory and Design (ECCTD 2011)
ISBN
978-1-4577-0616-5
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
782-785
Název nakladatele
IEEE
Místo vydání
Linköping
Místo konání akce
Linköping
Datum konání akce
29. 8. 2011
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—