New design methodolgy for SRAM-based FPGAs using reconfiguration resources
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21240%2F10%3A00167411" target="_blank" >RIV/68407700:21240/10:00167411 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
New design methodolgy for SRAM-based FPGAs using reconfiguration resources
Popis výsledku v původním jazyce
In this contribution we present the analysis of the methods how to repair faulty units and transfer into them the actual fault-free system state in Fault-Tolerant systems implemented in FPGAs. In the contribution there are also discussed different kindsof faults which can occur in the FPGA and offered the solution for the particular cases with discussion about their advantages and disadvantages. Each disadvantage is also discussed with the goal to present solutions to eliminate or compensate it. Next there is presented experimental system design which is implementing one of the described methods with the analysis of the experimental results.
Název v anglickém jazyce
New design methodolgy for SRAM-based FPGAs using reconfiguration resources
Popis výsledku anglicky
In this contribution we present the analysis of the methods how to repair faulty units and transfer into them the actual fault-free system state in Fault-Tolerant systems implemented in FPGAs. In the contribution there are also discussed different kindsof faults which can occur in the FPGA and offered the solution for the particular cases with discussion about their advantages and disadvantages. Each disadvantage is also discussed with the goal to present solutions to eliminate or compensate it. Next there is presented experimental system design which is implementing one of the described methods with the analysis of the experimental results.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/GA102%2F09%2F1668" target="_blank" >GA102/09/1668: Zvyšování spolehlivosti a provozuschopnosti v obvodech SoC</a><br>
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2010
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Workshop 2010
ISBN
978-80-01-04513-8
ISSN
—
e-ISSN
—
Počet stran výsledku
2
Strana od-do
—
Název nakladatele
České vysoké učení technické v Praze
Místo vydání
Praha
Místo konání akce
Praha
Datum konání akce
22. 2. 2010
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—