Asynchronous sum-of-products logic minimization and orthogonalization
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21240%2F14%3A00219387" target="_blank" >RIV/68407700:21240/14:00219387 - isvavai.cz</a>
Výsledek na webu
<a href="http://dx.doi.org/10.1002/cta.1870" target="_blank" >http://dx.doi.org/10.1002/cta.1870</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1002/cta.1870" target="_blank" >10.1002/cta.1870</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Asynchronous sum-of-products logic minimization and orthogonalization
Popis výsledku v původním jazyce
We propose a method of the asynchronous sum-of-products (SOP) logic simplification that comprises of minimization and orthogonalization. The method is based on a transformation of the conventional single-rail SOP synchronous logic into the dual-rail asynchronous one operating under so-called modified weak constraints. We formulate and prove the product terms constraint that ensures a correct logic behavior. We have processed the MCNC benchmarks and generated the asynchronous SOP logic. The complexity ofthe logic obtained is compared with the state-of-the-art representation. Using our approach, we achieve a significant improvement. Copyright 2012 John Wiley & Sons, Ltd.
Název v anglickém jazyce
Asynchronous sum-of-products logic minimization and orthogonalization
Popis výsledku anglicky
We propose a method of the asynchronous sum-of-products (SOP) logic simplification that comprises of minimization and orthogonalization. The method is based on a transformation of the conventional single-rail SOP synchronous logic into the dual-rail asynchronous one operating under so-called modified weak constraints. We formulate and prove the product terms constraint that ensures a correct logic behavior. We have processed the MCNC benchmarks and generated the asynchronous SOP logic. The complexity ofthe logic obtained is compared with the state-of-the-art representation. Using our approach, we achieve a significant improvement. Copyright 2012 John Wiley & Sons, Ltd.
Klasifikace
Druh
J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)<br>I - Institucionalni podpora na dlouhodoby koncepcni rozvoj vyzkumne organizace
Ostatní
Rok uplatnění
2014
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název periodika
International Journal of Circuit Theory and Applications
ISSN
0098-9886
e-ISSN
—
Svazek periodika
42
Číslo periodika v rámci svazku
6
Stát vydavatele periodika
US - Spojené státy americké
Počet stran výsledku
10
Strana od-do
562-571
Kód UT WoS článku
000339503600002
EID výsledku v databázi Scopus
—