Sub-Volt Fully Balanced Differential Difference Amplifier
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21460%2F15%3A00242093" target="_blank" >RIV/68407700:21460/15:00242093 - isvavai.cz</a>
Nalezeny alternativní kódy
RIV/00216305:26220/15:PU109925
Výsledek na webu
<a href="http://dx.doi.org/10.1142/S021812661550005X" target="_blank" >http://dx.doi.org/10.1142/S021812661550005X</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1142/S021812661550005X" target="_blank" >10.1142/S021812661550005X</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Sub-Volt Fully Balanced Differential Difference Amplifier
Popis výsledku v původním jazyce
This paper presents a new CMOS structure for a fully balanced differential difference amplifier (FB-DDA) designed to operate from a sub-volt supply. This structure employs the bulk-driven quasi-floating-gate (BD-QFG) technique to achieve the capability of an ultra-low voltage operation and an extended input voltage range. The proposed BD-QFG FB-DDA is suitable for ultra-low-voltage low-power applications. The circuit is designed with a single supply of 0.5 V and consumes only 357 nW of power. The proposed circuit was simulated in a 0.18-?m TSMC CMOS technology and the simulation results prove its functionality and attractive parameters. An application example of a state variable filter is also presented to confirm the usefulness of the proposed BD-QFGFB-DDA.
Název v anglickém jazyce
Sub-Volt Fully Balanced Differential Difference Amplifier
Popis výsledku anglicky
This paper presents a new CMOS structure for a fully balanced differential difference amplifier (FB-DDA) designed to operate from a sub-volt supply. This structure employs the bulk-driven quasi-floating-gate (BD-QFG) technique to achieve the capability of an ultra-low voltage operation and an extended input voltage range. The proposed BD-QFG FB-DDA is suitable for ultra-low-voltage low-power applications. The circuit is designed with a single supply of 0.5 V and consumes only 357 nW of power. The proposed circuit was simulated in a 0.18-?m TSMC CMOS technology and the simulation results prove its functionality and attractive parameters. An application example of a state variable filter is also presented to confirm the usefulness of the proposed BD-QFGFB-DDA.
Klasifikace
Druh
J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
I - Institucionalni podpora na dlouhodoby koncepcni rozvoj vyzkumne organizace
Ostatní
Rok uplatnění
2015
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název periodika
JOURNAL OF CIRCUITS SYSTEMS AND COMPUTERS
ISSN
0218-1266
e-ISSN
—
Svazek periodika
24
Číslo periodika v rámci svazku
1
Stát vydavatele periodika
SG - Singapurská republika
Počet stran výsledku
18
Strana od-do
"1550005-1"-"1550005-18"
Kód UT WoS článku
—
EID výsledku v databázi Scopus
2-s2.0-84928394175