0.3-V bulk-driven programmable gain amplifier in 0.18-mu m CMOS
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21460%2F17%3A00320901" target="_blank" >RIV/68407700:21460/17:00320901 - isvavai.cz</a>
Výsledek na webu
<a href="https://onlinelibrary.wiley.com/doi/abs/10.1002/cta.2269" target="_blank" >https://onlinelibrary.wiley.com/doi/abs/10.1002/cta.2269</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1002/cta.2269" target="_blank" >10.1002/cta.2269</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
0.3-V bulk-driven programmable gain amplifier in 0.18-mu m CMOS
Popis výsledku v původním jazyce
A new solution for an ultra low voltage bulk-driven programmable gain amplifier (PGA) is described in the paper. While implemented in a standard n-well 0.18 um CMOS process the circuit operates from 0.3 V supply and its voltage gain can be regulated from 0 to 18 dB with 6 dB steps. At minimum gain the PGA offers nearly rail-to-rail input/output swing and the input referred thermal noise of 2.37 uV/Hz1/2, which results in a 63 dB dynamic range (DR). Besides, the total power consumption is 96 nW, the signal bandwidth is 2.95 kHz at 5 pF load capacitance and the third order input intercept point (IIP3) is 1.62 V. The circuit performance was simulated with LTspice.
Název v anglickém jazyce
0.3-V bulk-driven programmable gain amplifier in 0.18-mu m CMOS
Popis výsledku anglicky
A new solution for an ultra low voltage bulk-driven programmable gain amplifier (PGA) is described in the paper. While implemented in a standard n-well 0.18 um CMOS process the circuit operates from 0.3 V supply and its voltage gain can be regulated from 0 to 18 dB with 6 dB steps. At minimum gain the PGA offers nearly rail-to-rail input/output swing and the input referred thermal noise of 2.37 uV/Hz1/2, which results in a 63 dB dynamic range (DR). Besides, the total power consumption is 96 nW, the signal bandwidth is 2.95 kHz at 5 pF load capacitance and the third order input intercept point (IIP3) is 1.62 V. The circuit performance was simulated with LTspice.
Klasifikace
Druh
J<sub>imp</sub> - Článek v periodiku v databázi Web of Science
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
—
Návaznosti
I - Institucionalni podpora na dlouhodoby koncepcni rozvoj vyzkumne organizace
Ostatní
Rok uplatnění
2017
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název periodika
International Journal of Circuit Theory and Applications
ISSN
0098-9886
e-ISSN
1097-007X
Svazek periodika
45
Číslo periodika v rámci svazku
8
Stát vydavatele periodika
US - Spojené státy americké
Počet stran výsledku
18
Strana od-do
1077-1094
Kód UT WoS článku
000407792300003
EID výsledku v databázi Scopus
—