A/D Switched-Current Converter with Built-in Self Testing Features
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F03%3APU42503" target="_blank" >RIV/00216305:26220/03:PU42503 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
A/D Switched-Current Converter with Built-in Self Testing Features
Popis výsledku v původním jazyce
Presented paper deals with the practical aspects of implementation of test circuitry into CMOS design of an analogue-to-digital converter. Properties of the structure of switched-current mode are discussed for design-for-test. Since the switched-currentstructure changes the mode of operation of current copiers (switched-current memory cell), large fault coverage can be reached if creating proper design-for-test. As the example, analysis of an A/D converter is used, designed in switched-current techniquue, when sampling data. The contribution aims at problems concerned with controllability and observability of internal nodes. The models developed were utilized and SPICE simulations performed to verify theoretical proposals.
Název v anglickém jazyce
A/D Switched-Current Converter with Built-in Self Testing Features
Popis výsledku anglicky
Presented paper deals with the practical aspects of implementation of test circuitry into CMOS design of an analogue-to-digital converter. Properties of the structure of switched-current mode are discussed for design-for-test. Since the switched-currentstructure changes the mode of operation of current copiers (switched-current memory cell), large fault coverage can be reached if creating proper design-for-test. As the example, analysis of an A/D converter is used, designed in switched-current techniquue, when sampling data. The contribution aims at problems concerned with controllability and observability of internal nodes. The models developed were utilized and SPICE simulations performed to verify theoretical proposals.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/GA102%2F02%2F1032" target="_blank" >GA102/02/1032: Vestavěné řídicí systémy a jejich vzájemná komunikace</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2003
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 6th World Multiconference on Systemics, Cybernetics and Informatics, 2002, Vol. III
ISBN
980-07-8150-1
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
367-370
Název nakladatele
The International Institute of Informatics and Systemics
Místo vydání
Orlando
Místo konání akce
Orlando - Florida
Datum konání akce
14. 7. 2002
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—