Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Algoritmický A/D převodník SI pro inteligentní digitalizaci signálu s BIST

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F04%3APU40640" target="_blank" >RIV/00216305:26220/04:PU40640 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    An algorithmic A/D switched-current converter for smart signal digitization with self-test features

  • Popis výsledku v původním jazyce

    Practical aspects of the implementation of test circuitry into CMOS design of an analogue-to-digital converter are discussed. A design-for-test in switched-current mode circuitry is focused. As an example, analysis of an A/D converter designed in switched-current technique is used for data sampling. The problems concerned with controllability and observability of internal nodes are discussed. A pipelined switched-current A/D converter designed in 0.6 m CMOS technology is described. Current mode enablesoperation down to 3 V thus is suitable for battery powered applications. The system integrates band-gap reference and independent supervisory circuit with 1% accuracy. Current consumption in sleep mode is less than 1 A. A/D converter is prepared to meet1452.2 specifications. The models were used to verify theoretical proposals by means of SPICE simulations.

  • Název v anglickém jazyce

    An algorithmic A/D switched-current converter for smart signal digitization with self-test features

  • Popis výsledku anglicky

    Practical aspects of the implementation of test circuitry into CMOS design of an analogue-to-digital converter are discussed. A design-for-test in switched-current mode circuitry is focused. As an example, analysis of an A/D converter designed in switched-current technique is used for data sampling. The problems concerned with controllability and observability of internal nodes are discussed. A pipelined switched-current A/D converter designed in 0.6 m CMOS technology is described. Current mode enablesoperation down to 3 V thus is suitable for battery powered applications. The system integrates band-gap reference and independent supervisory circuit with 1% accuracy. Current consumption in sleep mode is less than 1 A. A/D converter is prepared to meet1452.2 specifications. The models were used to verify theoretical proposals by means of SPICE simulations.

Klasifikace

  • Druh

    J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2004

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název periodika

    MEASUREMENT, Journal of the International Measurement Confederation (IMEKO)

  • ISSN

    0263-2241

  • e-ISSN

  • Svazek periodika

    35

  • Číslo periodika v rámci svazku

    2

  • Stát vydavatele periodika

    US - Spojené státy americké

  • Počet stran výsledku

    8

  • Strana od-do

    153-160

  • Kód UT WoS článku

  • EID výsledku v databázi Scopus