Nová postkalibrační technika pro řetězový převodník AD pracujícího v technice spínaných kapacitorů
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F05%3APU51453" target="_blank" >RIV/00216305:26220/05:PU51453 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
The New Background Calibration Technique for Pipelined ADC Using Switched-capacitor Approach
Popis výsledku v původním jazyce
The paper deals with new background calibration technique, which is utilized in new 12-bit low power pipelined ADC. The switched-capacitor approach is used in designed ADC as well. Since portable applications demand for low power consumption, it is one of the most important issues considered in the design. A modified operational-amplifier (op-amp) sharing technique was used to decrease the power usage as well as capacitor scaling approach. To avoid the clock feedthrough from digital part through tthe switches, the fully differential circuitry was utilized. The special op-amps and comparators were designed for this purpose and to obtain large bandwidth. The power consumption of the op-amps was taken into account too. The finite op-amp dc gain problem issolved in digital-domain using background calibration. The capacitor mismatch and op-amp offset are compensated in the same manner.
Název v anglickém jazyce
The New Background Calibration Technique for Pipelined ADC Using Switched-capacitor Approach
Popis výsledku anglicky
The paper deals with new background calibration technique, which is utilized in new 12-bit low power pipelined ADC. The switched-capacitor approach is used in designed ADC as well. Since portable applications demand for low power consumption, it is one of the most important issues considered in the design. A modified operational-amplifier (op-amp) sharing technique was used to decrease the power usage as well as capacitor scaling approach. To avoid the clock feedthrough from digital part through tthe switches, the fully differential circuitry was utilized. The special op-amps and comparators were designed for this purpose and to obtain large bandwidth. The power consumption of the op-amps was taken into account too. The finite op-amp dc gain problem issolved in digital-domain using background calibration. The capacitor mismatch and op-amp offset are compensated in the same manner.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2005
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of Electronic Devices and Systems IMAPS CS International Conference 2005
ISBN
80-214-2990-9
ISSN
—
e-ISSN
—
Počet stran výsledku
7
Strana od-do
369-375
Název nakladatele
IMAPS CS
Místo vydání
Brno
Místo konání akce
Brno
Datum konání akce
15. 9. 2005
Typ akce podle státní příslušnosti
CST - Celostátní akce
Kód UT WoS článku
—