Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Dynamická částečná rekonfigurace FPGA

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F08%3APU76256" target="_blank" >RIV/00216305:26220/08:PU76256 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Dynamic Partial Reconfiguration of FPGA

  • Popis výsledku v původním jazyce

    This paper deals with one possible way how to use dynamic partial reconfiguration (DPR) of FPGAs. In the first part main principles and problems of DPR are described. The second part of paper proposes one of the possible concepts of DPR usage. Reconfiguration is used for resources reallocation in order to adapt system to current workload in this concept. If FPGA is used as a hardware accelerator in static system, the tradeoff between chip area and performance can be done in design time only. Using DPR this tradeoff can be partly done during runtime also which is main idea of proposed concept.

  • Název v anglickém jazyce

    Dynamic Partial Reconfiguration of FPGA

  • Popis výsledku anglicky

    This paper deals with one possible way how to use dynamic partial reconfiguration (DPR) of FPGAs. In the first part main principles and problems of DPR are described. The second part of paper proposes one of the possible concepts of DPR usage. Reconfiguration is used for resources reallocation in order to adapt system to current workload in this concept. If FPGA is used as a hardware accelerator in static system, the tradeoff between chip area and performance can be done in design time only. Using DPR this tradeoff can be partly done during runtime also which is main idea of proposed concept.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2008

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    THE SEVENTH INTERNATIONAL PHD STUDENTS' WORKSHOP CONTROL & INFORMATION TECHNOLOGY IWCIT'08, EAN-9788390474380

  • ISBN

    80-7078-907-7

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    6

  • Strana od-do

  • Název nakladatele

    Silesian University of Technology

  • Místo vydání

    Gliwice, Poland

  • Místo konání akce

    Gliwice

  • Datum konání akce

    18. 9. 2008

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku