Novel Low-Voltage Ultra-Low-Power DVCC Based on Floating-Gate Folded Cascode OTA
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F11%3APU92544" target="_blank" >RIV/00216305:26220/11:PU92544 - isvavai.cz</a>
Výsledek na webu
<a href="http://www.sciencedirect.com/science/article/pii/S0026269211001042" target="_blank" >http://www.sciencedirect.com/science/article/pii/S0026269211001042</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1016/j.mejo.2011.05.001" target="_blank" >10.1016/j.mejo.2011.05.001</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Novel Low-Voltage Ultra-Low-Power DVCC Based on Floating-Gate Folded Cascode OTA
Popis výsledku v původním jazyce
In this paper, novel low-voltage ultra-low-power differential voltage current conveyor (DVCC) based on folded cascode operational transconductance amplifier OTA with only one differential pairs floating-gate MOS transistor (FG-MOST) is presented. The main features of the proposed conveyor are design simplicity; rail-to-rail input voltage swing capability at a low supply voltage of +-0.5 V and ultra-low-power consumption of mere 10 uW. Thanks to these features, the proposed circuit could be successfully employed in a wide range of low-voltage ultra-low-power analog signal processing applications. Implementation of new multifunction frequency filter based on the proposed FG-DVCC is presented in this paper to take the advantages of the properties of the proposed circuit. PSpice simulation results using 0.18 um CMOS technology are included as well to validate the functionality of the proposed circuit.
Název v anglickém jazyce
Novel Low-Voltage Ultra-Low-Power DVCC Based on Floating-Gate Folded Cascode OTA
Popis výsledku anglicky
In this paper, novel low-voltage ultra-low-power differential voltage current conveyor (DVCC) based on folded cascode operational transconductance amplifier OTA with only one differential pairs floating-gate MOS transistor (FG-MOST) is presented. The main features of the proposed conveyor are design simplicity; rail-to-rail input voltage swing capability at a low supply voltage of +-0.5 V and ultra-low-power consumption of mere 10 uW. Thanks to these features, the proposed circuit could be successfully employed in a wide range of low-voltage ultra-low-power analog signal processing applications. Implementation of new multifunction frequency filter based on the proposed FG-DVCC is presented in this paper to take the advantages of the properties of the proposed circuit. PSpice simulation results using 0.18 um CMOS technology are included as well to validate the functionality of the proposed circuit.
Klasifikace
Druh
J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2011
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název periodika
Microelectronics Journal
ISSN
0026-2692
e-ISSN
—
Svazek periodika
2011 (42)
Číslo periodika v rámci svazku
8, IF:0.91
Stát vydavatele periodika
NL - Nizozemsko
Počet stran výsledku
8
Strana od-do
1010-1017
Kód UT WoS článku
000293813600007
EID výsledku v databázi Scopus
—