Novel Ultra-Low-Power Class AB CCII+ Based on Floating-Gate Folded Cascode OTA
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F12%3APU92893" target="_blank" >RIV/00216305:26220/12:PU92893 - isvavai.cz</a>
Výsledek na webu
<a href="http://www.springerlink.com/content/m80v017l72727521/" target="_blank" >http://www.springerlink.com/content/m80v017l72727521/</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1007/s00034-011-9340-7" target="_blank" >10.1007/s00034-011-9340-7</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Novel Ultra-Low-Power Class AB CCII+ Based on Floating-Gate Folded Cascode OTA
Popis výsledku v původním jazyce
In this paper, a novel low-voltage ultra-low-power class AB current conveyor of the second generation based on folded cascode operational transconductance amplifier OTA with floating-gate differential pairs is presented. The main features of the proposed conveyor are design simplicity and rail-to-rail input voltage range at a low supply voltage of +-0.5 V. The proposed conveyor has a reduced power consumption of only 10 uW. Thanks to these features, the proposed conveyor could be successfully employed in a wide range of low-voltage low-power analog signal processing applications. PSpice simulation results using the 0.18 um CMOS technology from TSMC are included to prove the results. As an example of application, a current-mode quadrature oscillator is designed and its functionality is proved by simulation.
Název v anglickém jazyce
Novel Ultra-Low-Power Class AB CCII+ Based on Floating-Gate Folded Cascode OTA
Popis výsledku anglicky
In this paper, a novel low-voltage ultra-low-power class AB current conveyor of the second generation based on folded cascode operational transconductance amplifier OTA with floating-gate differential pairs is presented. The main features of the proposed conveyor are design simplicity and rail-to-rail input voltage range at a low supply voltage of +-0.5 V. The proposed conveyor has a reduced power consumption of only 10 uW. Thanks to these features, the proposed conveyor could be successfully employed in a wide range of low-voltage low-power analog signal processing applications. PSpice simulation results using the 0.18 um CMOS technology from TSMC are included to prove the results. As an example of application, a current-mode quadrature oscillator is designed and its functionality is proved by simulation.
Klasifikace
Druh
J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2012
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název periodika
CIRCUITS SYSTEMS AND SIGNAL PROCESSING
ISSN
0278-081X
e-ISSN
—
Svazek periodika
2012 (31)
Číslo periodika v rámci svazku
2, IF: 0.8
Stát vydavatele periodika
US - Spojené státy americké
Počet stran výsledku
18
Strana od-do
447-464
Kód UT WoS článku
000300771700003
EID výsledku v databázi Scopus
—