Low-voltage diode-less rectifier based on fully differential difference transconductance amplifier
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F17%3APU122764" target="_blank" >RIV/00216305:26220/17:PU122764 - isvavai.cz</a>
Nalezeny alternativní kódy
RIV/68407700:21460/17:00320905
Výsledek na webu
<a href="http://dx.doi.org/10.1142/S0218126617501729" target="_blank" >http://dx.doi.org/10.1142/S0218126617501729</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1142/S0218126617501729" target="_blank" >10.1142/S0218126617501729</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Low-voltage diode-less rectifier based on fully differential difference transconductance amplifier
Popis výsledku v původním jazyce
This letter presents a voltage-mode low-voltage low-power diode-less rectifier with only one active element the fully differential difference transconductance amplifier (FDDTA). The multiple-input floating-gate MOS transistor (FG-MOS) is used to build the differential pairs of the FDDTA resulting in reduced count of transistors, circuit simplicity and the capability to work under low-voltage supply with extended input voltage range. The rectifier was designed with 0.9 V voltage supply and 8 uW of power consumption hence it is suitable for wearable electronics and biomedical applications. The simulation results obtained from the Cadence platform using 0.18 um TSMC CMOS technology show good performances for the designed circuit.
Název v anglickém jazyce
Low-voltage diode-less rectifier based on fully differential difference transconductance amplifier
Popis výsledku anglicky
This letter presents a voltage-mode low-voltage low-power diode-less rectifier with only one active element the fully differential difference transconductance amplifier (FDDTA). The multiple-input floating-gate MOS transistor (FG-MOS) is used to build the differential pairs of the FDDTA resulting in reduced count of transistors, circuit simplicity and the capability to work under low-voltage supply with extended input voltage range. The rectifier was designed with 0.9 V voltage supply and 8 uW of power consumption hence it is suitable for wearable electronics and biomedical applications. The simulation results obtained from the Cadence platform using 0.18 um TSMC CMOS technology show good performances for the designed circuit.
Klasifikace
Druh
J<sub>imp</sub> - Článek v periodiku v databázi Web of Science
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
<a href="/cs/project/LO1401" target="_blank" >LO1401: Interdisciplinární výzkum bezdrátových technologií</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2017
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název periodika
JOURNAL OF CIRCUITS SYSTEMS AND COMPUTERS
ISSN
0218-1266
e-ISSN
1793-6454
Svazek periodika
2017 (26)
Číslo periodika v rámci svazku
11, IF: 0.481
Stát vydavatele periodika
SG - Singapurská republika
Počet stran výsledku
8
Strana od-do
„1750172-1“-„1750172-8“
Kód UT WoS článku
000404457500007
EID výsledku v databázi Scopus
2-s2.0-85015713230