Compact MOS-RC Voltage-Mode Fractional-Order Oscillator Design
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F17%3APU124562" target="_blank" >RIV/00216305:26220/17:PU124562 - isvavai.cz</a>
Výsledek na webu
<a href="http://ieeexplore.ieee.org/document/8093281/" target="_blank" >http://ieeexplore.ieee.org/document/8093281/</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/ECCTD.2017.8093281" target="_blank" >10.1109/ECCTD.2017.8093281</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Compact MOS-RC Voltage-Mode Fractional-Order Oscillator Design
Popis výsledku v původním jazyce
A new voltage-mode fractional-order oscillator, employing in total 12 Metal-Oxide-Semiconductor (MOS) transistors, is introduced in this paper. The proposed circuit is composed of two operational transconductance amplifiers, two inverting voltage buffers, one resistor, and two fractional-order capacitors. Compared with the corresponding already introduced fractional-order oscillators, it offers the benefit of low transistor count and, therefore, simplicity of its structure. In addition, it offers the well-known advantages of fractional-order oscillators about the capability for achieving very low and high oscillation frequencies with reasonable component values. The behavior of the proposed oscillator has been numerically studied using the MATLAB program, while its performance has been evaluated by SPICE simulations, using TSMC 0.18 um Level-7 CMOS process parameters with ±1 V supply voltages.
Název v anglickém jazyce
Compact MOS-RC Voltage-Mode Fractional-Order Oscillator Design
Popis výsledku anglicky
A new voltage-mode fractional-order oscillator, employing in total 12 Metal-Oxide-Semiconductor (MOS) transistors, is introduced in this paper. The proposed circuit is composed of two operational transconductance amplifiers, two inverting voltage buffers, one resistor, and two fractional-order capacitors. Compared with the corresponding already introduced fractional-order oscillators, it offers the benefit of low transistor count and, therefore, simplicity of its structure. In addition, it offers the well-known advantages of fractional-order oscillators about the capability for achieving very low and high oscillation frequencies with reasonable component values. The behavior of the proposed oscillator has been numerically studied using the MATLAB program, while its performance has been evaluated by SPICE simulations, using TSMC 0.18 um Level-7 CMOS process parameters with ±1 V supply voltages.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2017
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 2017 23 European Conference on Circuit Theory and Design (ECCTD 2017)
ISBN
978-1-5386-3974-0
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
1-4
Název nakladatele
IEEE
Místo vydání
Catania, Italy
Místo konání akce
Catania
Datum konání akce
4. 9. 2017
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000426983700062