Instruction-level Programming Approach for Very Long Instruction Word Digital Signal Processors
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F18%3APU125308" target="_blank" >RIV/00216305:26220/18:PU125308 - isvavai.cz</a>
Výsledek na webu
<a href="https://ieeexplore.ieee.org/document/8292060/" target="_blank" >https://ieeexplore.ieee.org/document/8292060/</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/ICECS.2017.8292060" target="_blank" >10.1109/ICECS.2017.8292060</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Instruction-level Programming Approach for Very Long Instruction Word Digital Signal Processors
Popis výsledku v původním jazyce
This paper is focused on the benefit of low-level programming of Gigital Signal Processors (DSP) with Very Long Instruction Word (VLIW) architecture. Scecifically, the process of hardware resources allocation which is outlined in text and proved by basic matrix benchmarks. Compare to available library functions, the proposed results decrease the number of execution cycles by tens of percent for smaller matrix dimensions and help developers to solve critical parts of their applications in the instruction-level approach.
Název v anglickém jazyce
Instruction-level Programming Approach for Very Long Instruction Word Digital Signal Processors
Popis výsledku anglicky
This paper is focused on the benefit of low-level programming of Gigital Signal Processors (DSP) with Very Long Instruction Word (VLIW) architecture. Scecifically, the process of hardware resources allocation which is outlined in text and proved by basic matrix benchmarks. Compare to available library functions, the proposed results decrease the number of execution cycles by tens of percent for smaller matrix dimensions and help developers to solve critical parts of their applications in the instruction-level approach.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2018
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 24th IEEE International Conference on Electronics, Circuits and Systems (ICECS 2017)
ISBN
978-1-5386-1911-7
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
518-521
Název nakladatele
Neuveden
Místo vydání
Batumi, Georgia
Místo konání akce
Batumi
Datum konání akce
5. 12. 2017
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000426974200125