Přehled výzkumných aktivit v oblasti diagnostiky číslicových obvodů a testovacích obvodů
Popis výsledku
V příspěvku jsou krátce prezentovány výsledky našich dosavadních výzkumných aktivit. Nejprve jsou představeny dvě metody výběru registrů do řetězce částečný scan a principy jejich implementace. Jedna z těchto metodik je založena na využití genetických algoritmů, druhá na identifikaci zpětnovazebních smyček. V práci je dále prezentován grafický nástroj pro paralelní analýzu i-cest. Grafická reprezentace popsaná v příspěvku umožňuje vytvořit novou metodiku návrhu řadiče testu.&nnbsp;Závěrečná část příspěvku je věnována testovacím obvodům. Je v ní prezentována metodika vytváření testovacích obvodů založená na využití evolučních technik.
Klíčová slova
Identifikátory výsledku
Kód výsledku v IS VaVaI
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
An Overview of Research Activities in Digital Circuit Diagnosis and Benchmarking
Popis výsledku v původním jazyce
In the paper, our research activities are described briefly. In the beginning, two different methodologies for the identification of registers to be included into the partial scan chain and principles of their implementation are described. One of them isbased on the utilisation of genetic algorithms, the other one on the identification of feedback loops. Later, graphic tool for parallel i-paths analysis is presented. The visual representation described in the paper allows to develop a new methoddology of a test controller. Benchmarks circuits are needed for verification above mentioned methodologies. At the end of this paper, it is demonstrated how evolutionary techniques can be used for the process of generating benchmark circuits.
Název v anglickém jazyce
An Overview of Research Activities in Digital Circuit Diagnosis and Benchmarking
Popis výsledku anglicky
In the paper, our research activities are described briefly. In the beginning, two different methodologies for the identification of registers to be included into the partial scan chain and principles of their implementation are described. One of them isbased on the utilisation of genetic algorithms, the other one on the identification of feedback loops. Later, graphic tool for parallel i-paths analysis is presented. The visual representation described in the paper allows to develop a new methoddology of a test controller. Benchmarks circuits are needed for verification above mentioned methodologies. At the end of this paper, it is demonstrated how evolutionary techniques can be used for the process of generating benchmark circuits.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2004
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the Sixth Internation Scientific Conference Electronic Computers nad Informatics 2004
ISBN
80-8073-150-0
ISSN
—
e-ISSN
—
Počet stran výsledku
6
Strana od-do
229-234
Název nakladatele
The University of Technology Košice
Místo vydání
Košice
Místo konání akce
Herľany
Datum konání akce
22. 9. 2004
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—
Základní informace
Druh výsledku
D - Stať ve sborníku
CEP
JC - Počítačový hardware a software
Rok uplatnění
2004