Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Fast and Energy Efficient Image Processing Algorithms using FPGA

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F11%3APU96106" target="_blank" >RIV/00216305:26230/11:PU96106 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://www.techfak.uni-bielefeld.de/~fwerner/fpl2011/abstracts/FPL11-CVW08.pdf" target="_blank" >http://www.techfak.uni-bielefeld.de/~fwerner/fpl2011/abstracts/FPL11-CVW08.pdf</a>

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Fast and Energy Efficient Image Processing Algorithms using FPGA

  • Popis výsledku v původním jazyce

    This contribution presents examples of image processing algorithms in programmable hardware (FPGA), specifically precise image resampling and object detection in images based on machine learning. The algorithms are examples of designs that benefit from implementation in programmable hardware, specifically in overall performance and power consumption. The contribution describes the algorithms, explains how they benefit from implementation in FPGA, and shows some results.

  • Název v anglickém jazyce

    Fast and Energy Efficient Image Processing Algorithms using FPGA

  • Popis výsledku anglicky

    This contribution presents examples of image processing algorithms in programmable hardware (FPGA), specifically precise image resampling and object detection in images based on machine learning. The algorithms are examples of designs that benefit from implementation in programmable hardware, specifically in overall performance and power consumption. The contribution describes the algorithms, explains how they benefit from implementation in FPGA, and shows some results.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    IN - Informatika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2011

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of the 21th Conference on Field Programmable Logic and Applications Workshop

  • ISBN

    978-0-7695-4529-5

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    2

  • Strana od-do

    35-36

  • Název nakladatele

    Institute of Electrical and Electronics Engineers

  • Místo vydání

    Chania

  • Místo konání akce

    Chania

  • Datum konání akce

    5. 9. 2011

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku