Image Filter Evolution on the Xilinx Zynq Platform
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F13%3APU106313" target="_blank" >RIV/00216305:26230/13:PU106313 - isvavai.cz</a>
Výsledek na webu
<a href="http://www.fit.vutbr.cz/research/pubs/all.php?id=10249" target="_blank" >http://www.fit.vutbr.cz/research/pubs/all.php?id=10249</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/AHS.2013.6604241" target="_blank" >10.1109/AHS.2013.6604241</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Image Filter Evolution on the Xilinx Zynq Platform
Popis výsledku v původním jazyce
The limitations of reconfigurable chips have always raised barriers for evolvable hardware. Zynq-7000 all programmable system-on-chip, the recent innovation in the re-configurable field offers new possibilities for bypassing once again these barriers. In this paper, evolvable hardware implementations are considered on this new Zynq platform. The possibilities of the platform are demonstrated by evolutionary design of switching image filters. The investigated implementations include virtual reconfigurable circuits and the use of dynamic partial reconfiguration. The achieved results demonstrate the advantages and disadvantages of the Zynq platform. The observations are intended to be useful for designers who are going to develop evolvable hardware on this new platform.
Název v anglickém jazyce
Image Filter Evolution on the Xilinx Zynq Platform
Popis výsledku anglicky
The limitations of reconfigurable chips have always raised barriers for evolvable hardware. Zynq-7000 all programmable system-on-chip, the recent innovation in the re-configurable field offers new possibilities for bypassing once again these barriers. In this paper, evolvable hardware implementations are considered on this new Zynq platform. The possibilities of the platform are demonstrated by evolutionary design of switching image filters. The investigated implementations include virtual reconfigurable circuits and the use of dynamic partial reconfiguration. The achieved results demonstrate the advantages and disadvantages of the Zynq platform. The observations are intended to be useful for designers who are going to develop evolvable hardware on this new platform.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
10201 - Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2013
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 2013 NASA/ESA Conference on Adaptive Hardware and Systems
ISBN
978-1-4673-6381-5
ISSN
—
e-ISSN
—
Počet stran výsledku
8
Strana od-do
164-171
Název nakladatele
IEEE Circuits and Systems Society
Místo vydání
Torino
Místo konání akce
Torino
Datum konání akce
24. 6. 2013
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—