Electronic fault detection unit
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F27116051%3A_____%2F17%3AN0000001" target="_blank" >RIV/27116051:_____/17:N0000001 - isvavai.cz</a>
Výsledek na webu
<a href="https://patents.google.com/patent/US9823983B2/" target="_blank" >https://patents.google.com/patent/US9823983B2/</a>
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Electronic fault detection unit
Popis výsledku v původním jazyce
An electronic fault detection unit is provided that has a first register, a second register, a comparator circuit, and a timer circuit. The first and second register can be written from a first software portion, and a second software portion, respectively. The comparator circuit is arranged to detect that both the first and second register have been written, verify a relationship between first data written to the first register and second data written to the second register, and signal a fault upon said verification failing. The timer circuit is arranged to signal a fault if said verification of the comparator circuit does not occur within a time limit.
Název v anglickém jazyce
Electronic fault detection unit
Popis výsledku anglicky
An electronic fault detection unit is provided that has a first register, a second register, a comparator circuit, and a timer circuit. The first and second register can be written from a first software portion, and a second software portion, respectively. The comparator circuit is arranged to detect that both the first and second register have been written, verify a relationship between first data written to the first register and second data written to the second register, and signal a fault upon said verification failing. The timer circuit is arranged to signal a fault if said verification of the comparator circuit does not occur within a time limit.
Klasifikace
Druh
P - Patent
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
<a href="/cs/project/7H14001" target="_blank" >7H14001: Embedded multi-core systems for mixed criticality applications in dynamic and changeable real-time environments</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2017
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Číslo patentu nebo vzoru
US9823983B2
Vydavatel
US001 -
Název vydavatele
United States Patent and Trademark Office (USPTO)
Místo vydání
Alexandria
Stát vydání
US - Spojené státy americké
Datum přijetí
21. 11. 2017
Název vlastníka
NXP USA, INC., TEXAS
Způsob využití
A - Výsledek využívá pouze poskytovatel
Druh možnosti využití
V - Výsledek je využíván vlastníkem