Diagnostika SoC obvodů využívající RESPIN architekturu
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F46747885%3A24220%2F05%3A00000138" target="_blank" >RIV/46747885:24220/05:00000138 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
System-on-a-Chip Diagnostics Using RESPIN Architecture
Popis výsledku v původním jazyce
SoC diagnostics is based on the proposed IEEE 1500 standard and allows testing of cores in the system-on-a-chip by compressed test patterns. The RESPIN architecture decompresses the test patterns of a core with using other idle cores in the SoC.
Název v anglickém jazyce
System-on-a-Chip Diagnostics Using RESPIN Architecture
Popis výsledku anglicky
SoC diagnostics is based on the proposed IEEE 1500 standard and allows testing of cores in the system-on-a-chip by compressed test patterns. The RESPIN architecture decompresses the test patterns of a core with using other idle cores in the SoC.
Klasifikace
Druh
A - Audiovizuální tvorba
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/GA102%2F04%2F2137" target="_blank" >GA102/04/2137: Návrh vysoce spolehlivých řídících systémů pomocí dynamicky rekonfigurovatelných obvodů FPGA</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2005
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
ISBN
—
Místo vydání
Budapest, Hungary
Název nakladatele resp. objednatele
—
Verze
EDCC-5
Identifikační číslo nosiče
—