Optimalizace procesu návrhu desky plošného spoje pomocí predikce metriky yield
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F08%3A00500806" target="_blank" >RIV/49777513:23220/08:00500806 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Optimalizace procesu návrhu desky plošného spoje pomocí predikce metriky yield
Popis výsledku v původním jazyce
Odhad výtěžnosti procesu (yield) osazování desek plošných spojů (DPS) je možné použít k optimalizaci procesu návrhu desky plošného spoje. Odhad výtěžnosti procesu je možné získat pomocí modelu, jenž je založen na sloučení dvou doposud nejpoužívanějších přístupů k odhadu výtěžnosti procesu: procesního a konstrukčního Pomocí predikce metriky výtěžnosti procesu lze nejen optimálně využít kapacitu výrobních linek, ale i optimalizovat proces návrhu DPS. Z modelu pro odhadu výtěžnosti procesu lze pomocí citlivostní analýzy nalézt ty pouzdra součástek, které mohou nejvíce negativně ovlivnit velikost výsledné výtěžnosti procesu osazování. Tyto pouzdra představují potencionální místa výskytu vad. Díky této informaci, lze návrh DPS optimalizovat tak, aby obsahoval, co nejméně těchto problematických pouzder součástek.
Název v anglickém jazyce
Printed Circuit Board Design Optimization Due to Yield Prediction
Popis výsledku anglicky
The paper deals with optimization of printed circuit board design using yield prediction. Yield prediction of PCB assembly process can be obtained from the below presented yield model. The model is based on a combination of elements from two most used yield prediction methodologies, namely: process yield and board design yield. Due to PCB assembly process yield prediction is possible not only to assist the manufacturers in determining reliable estimates of production capabilities, but also to optimize PCB design process. Through the use of sensitivity analysis can be determined the effect that each component package has on the manufacturing yield. The component packages having the biggest influence on the manufacturing yield loss represent potential failure areas. Due to this information is possible to optimize PCB design before the start of mass production in order to minimize or even to eliminate these problematic component packages.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JS - Řízení spolehlivosti a kvality, zkušebnictví
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2008
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
MOPP 2008
ISBN
978-80-7043-652-3
ISSN
—
e-ISSN
—
Počet stran výsledku
8
Strana od-do
—
Název nakladatele
Západočeská univerzita
Místo vydání
V Plzni
Místo konání akce
Plzeň
Datum konání akce
8. 2. 2008
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—