Grafický framework pro návrh číslicových obvodů
Popis výsledku
Jazyk VHDL se stal velmi populárním především díky jeho standardizaci a dobré přenositelnosti. Stále však zůstávají jisté výhody u schématického návrhu číslicových systémů - přehlednost a srozumitelnost grafické formy popisu a to zejména v hierarchickémprojektu. V tomto příspěvku je prezentován projekt grafického frameworku, který je projektován pro návrh číslicových systémů popsatelných strukturou datových toků. Framework přitom využívá různé softwarové nástroje, klíčovým programem je však tzv. kompilátor netlistu, který provádí transformaci grafického popisu do jazyka VHDL. I když je jazyk VHDL pro návrh číslicových systémů velmi rozšířen, v mnoha aplikacích je vhodnější popis formou datových toků. Framework využívá pro vstupní návrh standardní nástroj Simulink. Tento software spolu s navrhovaným kompilátorem netlistu vytváří integrované vývojové prostředí (IDE).
Klíčová slova
Identifikátory výsledku
Kód výsledku v IS VaVaI
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Graphical Framework for Digital Design
Popis výsledku v původním jazyce
An VHDL is very popular due to its standardization and good portability. However, expressive advantage of schematic design still remains - lucidity and clarity of the graphical description form, especially in hierarchical designs. In this paper the graphic framework project is presented, which is projected to design digital systems describable as data flow. The framework uses various software tools, however a key program tool is a netlist compiler, which transforms the graphical description to the VHDLformat. Although the VHDL is broadly used for digital design, in many applications the data flow approach is more suitable. Thus, the framework uses the Simulink software as a standard design entry tool. This software together with a designed netlist compiler constitutes an Integrated Development Environment (IDE).
Název v anglickém jazyce
Graphical Framework for Digital Design
Popis výsledku anglicky
An VHDL is very popular due to its standardization and good portability. However, expressive advantage of schematic design still remains - lucidity and clarity of the graphical description form, especially in hierarchical designs. In this paper the graphic framework project is presented, which is projected to design digital systems describable as data flow. The framework uses various software tools, however a key program tool is a netlist compiler, which transforms the graphical description to the VHDLformat. Although the VHDL is broadly used for digital design, in many applications the data flow approach is more suitable. Thus, the framework uses the Simulink software as a standard design entry tool. This software together with a designed netlist compiler constitutes an Integrated Development Environment (IDE).
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JD - Využití počítačů, robotika a její aplikace
OECD FORD obor
—
Návaznosti výsledku
Projekt
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2004
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Process Control 2004 - ŘÍP 2004
ISBN
80-7194-662-1
ISSN
—
e-ISSN
—
Počet stran výsledku
316
Strana od-do
286
Název nakladatele
Univerzita Pardubice
Místo vydání
Pardubice
Místo konání akce
Kouty nad Desnou
Datum konání akce
8. 6. 2004
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—
Základní informace
Druh výsledku
D - Stať ve sborníku
CEP
JD - Využití počítačů, robotika a její aplikace
Rok uplatnění
2004