LZ4 compression algorithm on FPGA
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F63839172%3A_____%2F16%3A10130792" target="_blank" >RIV/63839172:_____/16:10130792 - isvavai.cz</a>
Výsledek na webu
<a href="http://dx.doi.org/10.1109/ICECS.2015.7440278" target="_blank" >http://dx.doi.org/10.1109/ICECS.2015.7440278</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/ICECS.2015.7440278" target="_blank" >10.1109/ICECS.2015.7440278</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
LZ4 compression algorithm on FPGA
Popis výsledku v původním jazyce
This paper describes analysis and implementation of a LZ4 compression algorithm. LZ4 is derived from a standard LZ77 compression algorithm and is focused on the compression and decompression speed. The LZ4 lossless compression algorithm was analyzed regarding its suitability for hardware implementation. The first step of this research is based on software implementation of LZ4 with regard to the future hardware implementation. As a second step, a simple hardware implementation of LZ4 is evaluated for bottlenecks in the original LZ4 code. Xilinx Virtex-6 and 7-Series FPGAs are used to obtain experimental results. These results are compared to the industry competitor.
Název v anglickém jazyce
LZ4 compression algorithm on FPGA
Popis výsledku anglicky
This paper describes analysis and implementation of a LZ4 compression algorithm. LZ4 is derived from a standard LZ77 compression algorithm and is focused on the compression and decompression speed. The LZ4 lossless compression algorithm was analyzed regarding its suitability for hardware implementation. The first step of this research is based on software implementation of LZ4 with regard to the future hardware implementation. As a second step, a simple hardware implementation of LZ4 is evaluated for bottlenecks in the original LZ4 code. Xilinx Virtex-6 and 7-Series FPGAs are used to obtain experimental results. These results are compared to the industry competitor.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
IN - Informatika
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/LM2010005" target="_blank" >LM2010005: Velká infrastruktura CESNET</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2016
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the IEEE International Conference on Electronics, Circuits, and Systems
ISBN
978-1-5090-0246-7
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
179-182
Název nakladatele
Institute of Electrical and Electronics Engineers Inc.
Místo vydání
USA
Místo konání akce
Káhira, Egypt
Datum konání akce
6. 12. 2015
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000380571000044