Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

ZyEHW: Evolvable hardware in Xilinx Zynq-7000 field-programmable gate arrays

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F14%3APR27655" target="_blank" >RIV/00216305:26230/14:PR27655 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://www.fit.vutbr.cz/research/prod/index.php?id=381" target="_blank" >http://www.fit.vutbr.cz/research/prod/index.php?id=381</a>

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    ZyEHW: Evolvable hardware in Xilinx Zynq-7000 field-programmable gate arrays

  • Popis výsledku v původním jazyce

    ZyEHW is a joint hardware-software project for evolutionary design in the Xilinx Zynq-7000 field-programmable gate array. It contains (1) the hardware descriptions of the evolutionary design framework implemented in the programmable logic, (2) the software for both ARM processors of the Zynq platform and (3) the software required for generating the inputs and processing the outputs of the evolutionary design framework.The evolutionary design framework is based on our developed architecture where the candidate solutions can be established and mutated by fine-grained partial reconfiguration of look-up tables. Our advanced control unit and the reduced routing ensures that six candidate solutions can be evaluated in parallel (in a XC7Z020 device) and at avery high operational frequency (a larger device would allow to evaluate even more candidate solutions in parallel).The program code is deployed into one of the processors of Zynq-7000 and the evolutionary design framework into its progra

  • Název v anglickém jazyce

    ZyEHW: Evolvable hardware in Xilinx Zynq-7000 field-programmable gate arrays

  • Popis výsledku anglicky

    ZyEHW is a joint hardware-software project for evolutionary design in the Xilinx Zynq-7000 field-programmable gate array. It contains (1) the hardware descriptions of the evolutionary design framework implemented in the programmable logic, (2) the software for both ARM processors of the Zynq platform and (3) the software required for generating the inputs and processing the outputs of the evolutionary design framework.The evolutionary design framework is based on our developed architecture where the candidate solutions can be established and mutated by fine-grained partial reconfiguration of look-up tables. Our advanced control unit and the reduced routing ensures that six candidate solutions can be evaluated in parallel (in a XC7Z020 device) and at avery high operational frequency (a larger device would allow to evaluate even more candidate solutions in parallel).The program code is deployed into one of the processors of Zynq-7000 and the evolutionary design framework into its progra

Klasifikace

  • Druh

    R - Software

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA14-04197S" target="_blank" >GA14-04197S: Pokročilé metody evolučního návrhu složitých číslicových obvodů</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2014

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Interní identifikační kód produktu

    ZyEHW

  • Technické parametry

    Volně šiřitelný software poskytovaný pod "GNU General Public License, either version 3 or any later version".ZyEHW zahrnuje:   1. popis hardwaru (jazykem VHDL) implementovaný v programovatelné logice,   2. software (v jazyku C) pro obě ARM procesory dostupné na Zynq platformě a   3. software (v jazyku C) pro generovaní vstupů a zpracování výstupů evolučního      návrhového systému.      Systémové požadavky:         - vývojová deska s Xilinx Zynq-7000,         - Xilinx Vivado Design Suite pro syntézu hardwaru (stačí bezplatná           licence),         - gcc, make, ffmpeg, libxml2 a libtiff pro generovaní vstupů a zpracování           výstupů evolučního návrhového systému.

  • Ekonomické parametry

    Volně šiřitelný software poskytovaný pod "GNU General Public License, either version 3 or any later version".

  • IČO vlastníka výsledku

    00216305

  • Název vlastníka

    Vysoké učení technické v Brně