Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Výpočet ztrát měniče pomocí FPGA pro HIL testování

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F19%3A43955386" target="_blank" >RIV/49777513:23220/19:43955386 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    Výpočet ztrát měniče pomocí FPGA pro HIL testování

  • Popis výsledku v původním jazyce

    Ztráty měniče hrají důležitou roli při jeho návrhu. Závisí na nich hlavně výběr polovodičových prvků a chladiče, čímž ovlivňují výsledné rozměry a cenu měniče. Tento článek popisuje vývoj a ověření modelu ztrát měniče pro hardware in the loop (HIL) testování. Použitá HIL testovací platforma je založena na matematickém modelu asynchronního motoru napájeného 3f napěťovým střídačem. K výpočtu matematického modelu je využito field programmable gate array (FPGA). Toto řešení kombinuje možnost testování řídícího software přímo na koncovém hardware, jako při experimentálním ověření, s možností jednoduché změny parametrů testovacího zařízení, stejně jako u počítačové simulace.

  • Název v anglickém jazyce

    Calculation of converter losses based on FPGA for HIL testing

  • Popis výsledku anglicky

    Converter losses play crucial role during its design. It determines choice of semiconductor components and heatsink, this influence final dimensions and price of converter. This paper focuses on development and verification of model used for hardware in the loop (HIL) testing. Used HIL testing platform is based on mathematical model of induction machine powered by 3-phase voltage inverter. To calculate given model is used field programmable gate array (FPGA). This solution combines possibility of testing control algorithm directly on end hardware, as in experimental verification, with easy parameter change, as in computer simulation.

Klasifikace

  • Druh

    O - Ostatní výsledky

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/LO1607" target="_blank" >LO1607: RICE – Nové technologie a koncepce pro inteligentní průmyslové systémy</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2019

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů