Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

*Širokopásmový dvoukanálový synchronní detektor

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F15%3A00236422" target="_blank" >RIV/68407700:21230/15:00236422 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    *Širokopásmový dvoukanálový synchronní detektor

  • Popis výsledku v původním jazyce

    *Navržené zařízení je založeno na použití výkonného hradlového pole (FPGA). Algoritmus číslicové synchronní detekce je implementován na úrovni jazyka VHDL. Navržený synchronní detektor pracuje ve frekvenčním rozsahu od 1 Hz do 1 MHz. Vstupní analogové obvody synchronního detektoru obsahují dva nezávislé kanály obsahující nízko šumové operační zesilovače v zapojení napěťových sledovačů a diferenciální budiče použitých A/D převodníků. Ty mají maximální vzorkovací kmitočet 250 MSPS a nominální rozlišení 16bitů. Nedílnou součástí VHDL implementace je obvod plně digitálního fázového závěsu. Ten je použit pro generování referenčních signálů synchronního detektoru. Volitelně je možné zařízení napájet z interního akumulátorového zdroje.

  • Název v anglickém jazyce

    *Wideband dual channel synchronous detector

  • Popis výsledku anglicky

    *The designed device is based on the application of powerful FPGA. The digital synchronous detection algorithm is implemented using the VHDL language. The designed synchronous detector operates in the frequency range from 1 Hz to 1 MHz. The analog inputcircuit of synchronous detector contains two independent channels containing low-noise operational amplifiers involvement voltage follower and differential drivers of used A/D converters. They have a maximum sampling rate of 250 MSPS and a nominal resolution of 16 bits. An integral part of the implementation of VHDL circuit is fully digital phase-locked loop. It is used to generate reference signals for synchronous detector. The device could be optionally supplied from an internal accumulator power supply unit.

Klasifikace

  • Druh

    G<sub>funk</sub> - Funkční vzorek

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2015

  • Kód důvěrnosti údajů

    C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.

Údaje specifické pro druh výsledku

  • Interní identifikační kód produktu

    FV3/2015

  • Číselná identifikace

  • Technické parametry

    Počet kanálů 2, frekvenční rozsah 1 Hz - 1 MHz, maximální vzorkovací kmitočet 250 Msps, nominální rozlišení 16 bitů

  • Ekonomické parametry

    Cena 60 000,- Kč

  • Kategorie aplik. výsledku dle nákladů

  • IČO vlastníka výsledku

    68407700

  • Název vlastníka

    ČVUT FEL, katedra měření

  • Stát vlastníka

    CZ - Česká republika

  • Druh možnosti využití

    A - K využití výsledku jiným subjektem je vždy nutné nabytí licence

  • Požadavek na licenční poplatek

    A - Poskytovatel licence na výsledek požaduje licenční poplatek

  • Adresa www stránky s výsledkem